DEPARTAMENTO DE COMPUTACIÓN UNRC 2016



# ORGANIZACIÓN DEL PROCESADOR

# ORGANIZACIÓN DEL PROCESADOR

MEMORIA PRINCIPAL

**Fetch:** La Unidad de control obtiene de la **memoria** la próxima instrucción que indica el *contador de programa* 

**Decode:** La Unidad de control obtiene de la **memoria** (si fuere necesario) y descodifica la instrucción para poder ser ejecutada por la ALU

**Execute:** La ALU ejecuta (calcula) el resultado de la operación y lo almacena en un registro o **memoria** 



# ORGANIZACIÓN DEL PROCESADOR

JERARQUÍA DE MEMORIA



#### ORGANIZACIÓN DEL PROCESADOR

TERMINOLOGIA Y MEDIDAS DE EFICIENCIA

- **Hit:** Los datos requeridos de la memoria **residen** en la memoria (niveles más altos).
- Miss: Los datos requeridos de la memoria NO residen en la memoria (niveles más altos).
- Hit rate: Porcentaje de Hits.
- Miss rate: Porcentaje de Miss.
- **Hit time:** Tiempo de acceso cuando los datos residen en la memoria.
- Miss Penalty: Tiempo adicional requerido para el acceso cuando los datos NO residen en la memoria.

#### TYPOS DE MEMORIA

- RAM (Memoria de Acceso Directo): Comunmente denominada memoria principal. Es la memoria (lectura/escritura) con la que trabajamos cuando programamos, en la cual residen los programa y datos. Es volátil (sus datos solo se mantiene mientras tienen energía eléctrica). Si bien existe muchas variantes, podemos clasificarlas según su composición física en estáticas SRAM y dinámicas DRAM.
- ROM (Memoria de sólo Lectura): A diferencia de las RAM, sus datos persisten aún sin energía eléctrica. En genera se utilizan en pequeñas unidades conteniendo información (programas) indispensables para el funcionamiento, como el arranque, configuración de dispositivos, software embebido, etc. Dependiendo de su conformación y modo de grabado existen PROM, EPROM, EEPROM ...

# ORGANIZACIÓN DEL PROCESADOR

MEMORIA SRAM

• SRAM (Static RAM): Está compuesta por circuitos similares a los Flip-Flop. Son memorias de acceso rápido pero su construcción es costosa. Consumen más energía y por lo tanto disipan más calor.



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA SRAM

• **SRAM** (**S**tatic **RAM**): Está compuesta por circuitos similares a los Flip-Flop. Son memorias de acceso rápido pero su construcción es costosa. Consumen más energía y por lo tanto disipan más calor.



## ORGANIZACIÓN DEL PROCESADOR

MEMORIA SRAM

• **SRAM (S**tatic **RAM):** Está compuesta por circuitos similares a los Flip-Flop. Son memorias de acceso rápido pero su construcción es costosa. Consumen más energía y por lo tanto disipan más calor.



MEMORIA SRAM

• **SRAM** (**S**tatic **RAM**): Está compuesta por circuitos similares a los Flip-Flop. Son memorias de acceso rápido pero su construcción es costosa. Consumen más energía y por lo tanto disipan más calor.



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA SRAM

• SRAM (Static RAM): Está compuesta por circuitos similares a los Flip-Flop. Son memorias de acceso rápido pero su construcción es costosa. Consumen más energía y por lo tanto disipan más calor.



#### ORGANIZACIÓN DEL PROCESADOR

HARDWARE - ORGANIZACIÓN 128B X 8



# ORGANIZACIÓN DEL PROCESADOR

HARDWARE - ORGANIZACIÓN 128B X 8



HARDWARE - ORGANIZACIÓN 128B X 8



# ORGANIZACIÓN DEL PROCESADOR

HARDWARE - ORGANIZACIÓN 1024B (1K) X 1



# ORGANIZACIÓN DEL PROCESADOR

HARDWARE - ORGANIZACIÓN 1024B (1K) X 1



## ORGANIZACIÓN DEL PROCESADOR

HARDWARE - ORGANIZACIÓN 1024B (1K) X 1



HARDWARE - ORGANIZACIÓN 1024B (1K) X 1



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA DRAM

• **DRAM** (**D**ynamic **RAM**): La celdas de memoria dinámica utilizan capacitores en lugar de transistores, son más baratas, consumen menos energía. Otra diferencia es que su valor deber ser revalidado (refresh).



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA DRAM

• **DRAM** (**D**ynamic **RAM**): La celdas de memoria dinámica utilizan capacitores en lugar de transistores, son más baratas, consumen menos energía. Otra diferencia es que su valor deber ser revalidado (refresh).



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA DRAM

• DRAM (Dynamic RAM): La celdas de memoria dinámica utilizan capacitores en lugar de transistores, son más baratas, consumen menos energía. Otra diferencia es que su valor deber ser revalidado (refresh).



MEMORIA DRAM

• **DRAM** (**D**ynamic **RAM**): La celdas de memoria dinámica utilizan capacitores en lugar de transistores, son más baratas, consumen menos energía. Otra diferencia es que su valor deber ser revalidado (refresh).



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA DRAM

• **DRAM** (**D**ynamic **RAM**): La celdas de memoria dinámica utilizan capacitores en lugar de transistores, son más baratas, consumen menos energía. Otra diferencia es que su valor deber ser revalidado (refresh).



## ORGANIZACIÓN DEL PROCESADOR

MEMORIA DRAM

• DRAM (Dynamic RAM): La celdas de memoria dinámica utilizan capacitores en lugar de transistores, son más baratas, consumen menos energía. Otra diferencia es que su valor deber ser revalidado (refresh).



# ORGANIZACIÓN DEL PROCESADOR

HARDWARE - ORGANIZACIÓN DRAM 256MBITS - 32M X 8



#### MEMORIA SDRAM

• **SDRAM** (Synchronous **D**ynamic **RAM**): A diferencia de las DRAM, la memoria SDRAM está sincronizada mediante un clock. Esto le otorga mayor control dentro del chip.



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA SDRAM - EJEMPLO DE ACCESO EFICIENTE



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA SDRAM - EJEMPLO DE ACCESO EFICIENTE



#### ORGANIZACIÓN DEL PROCESADOR

MEMORIA DDR SDRAM

• DDR SRAM (Double Data Rate Static RAM): Es una versión mejorada de las SRAM que utiliza la técnica DDR para mejorar la eficiencia.



MEMORIA PRINCIPAL - LATENCY - BANDWIDTH

- Latencia: Tiempo en obtener el primer Página de datos. Usualmente se mide de manera relativo como cantidad de ciclos de reloj. Por ej. si es de 5 ciclos y el reloj es de 500MHz, entonces el tiempo es de 10 ns.
- **Bandwidth:** Cantidad de datos (bits o Bytes) que la memoria pues transferir por segundo.

| Nombre               | Reloj<br>Memoria | Reloj E/S | Promedio<br>Transferencia | Bandwith<br><u>Teórico</u> |
|----------------------|------------------|-----------|---------------------------|----------------------------|
| DDR-200, PC-1600     | 100 MHz          | 100 MHz   | 0.2 GT/s                  | 1.6 GB/s                   |
| DDR2-800, PC2-6400   | 200 MHz          | 400 MHz   | 0.8 GT/s                  | 6.4 GB/s                   |
| DDR3-1600, PC3-12800 | 200 MHz          | 800 MHz   | 1.6 GT/s                  | 12.8 GB/s                  |
| DDR4-3200, PC4-25600 | 400 MHz          | 1600 MHz  | 3.2 GT/s                  | 25.6 GB/s                  |



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA ROM

• ROM: La celdas de memoria no pueden modificarse ( durante su utilización ).



# ORGANIZACIÓN DEL PROCESADOR

#### TIPOS MEMORIAS ROM

- PROM (Programable ROM): El material conector son fusibles, el proceso de grabado (quema) los de las celdas a contener 1.
- **EPROM** (**E**rasable **P**rogramable **ROM**): A diferencia de las PROM, tiene transistores en vez de fusibles, estos puede ser borrados y vueltos a programa mediante luz ultravioleta.
- **EEPROM** (Electrical Erasable Programable ROM): Son memorias reprogramables con electricidad, a diferencia de las EPROM, utilizan diferentes voltajes para activar o desactivar los transistores de las celdas.
- FLASH: En esencia son EEPROM pero que sólo pueden ser modificados de a Páginas reduciendo la complejidad de circuitos y su costo.

#### ORGANIZACIÓN DEL PROCESADOR

LOCALIDAD

En general el acceso a memoria presenta un patron bastante frecuente, si se accede a una posición X, es altamente probable que luego se aceda a la posición X+1 en caso de programas, o en posiciones cercanas, por ejemplo en la Pila. A este patrón de utilización se lo denomina **localidad (proximidad)**.



- **Termporal**: datos utilizados se volverán a utilizar en el futuro cercano, por ej. variables locales.
- **Espacial**: datos cercanos (ubicación en memoria), por ej. arreglos.
- •Secuencial: las insctrucciones de programas en genera tienen un comportamiento de uso secuencia

#### MEMORIA CACHE

El patrón de localidad permite ganar mucha eficiencia trabajando de a Páginas de memoria. Para ello se utiliza la idea de **memoria cache**.



# ORGANIZACIÓN DEL PROCESADOR

#### MEMORIA CACHE

El patrón de localidad permite ganar mucha eficiencia trabajando de a Páginas de memoria. Para ello se utiliza la idea de **memoria cache**.



# ORGANIZACIÓN DEL PROCESADOR

#### MEMORIA CACHE

El patrón de localidad permite ganar mucha eficiencia trabajando de a Páginas de memoria. Para ello se utiliza la idea de **memoria cache**.



#### ORGANIZACIÓN DEL PROCESADOR

MEMORIA CACHE IDEA

Cuando el CPU requiere obtener información que reside en la memoria:

- Primero se analiza si está en la memoria cache, si reside allí ( una copia ) entonces la obtiene. A esta situación se la considera un HIT (acierto).
- Sin No está en la memoria cache **MISS** (acierto) entonces se la busca en la memoria. Para hacer mas eficiente el acceso y haciendo uso de la localidad del comportamiento, la memoria entre la cache y la principal se tramiten en **Bloques**.

MEMORIA CACHE IDEA

# ORGANIZACIÓN DEL PROCESADOR

MEMORIA CACHE IDEA





# ORGANIZACIÓN DEL PROCESADOR

MEMORIA CACHE IDEA



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA CACHE IDEA



MEMORIA CACHE IDEA



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA CACHE - DIRECT MAPPING (ASOCIACIÓN DIRECTA)



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA CACHE IDEA



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA CACHE - DIRECT MAPPING (ASOCIACIÓN DIRECTA)

C.Bloque 1

C.Bloque 2

C.Bloque 3

C.Bloque 4

Bloque 1
Bloque 2
Bloque 3
Bloque 4
Bloque 5
Bloque 6
Bloque 7
Bloque 8
Bloque 9
Bloque 10
Bloque 11

MEMORIA CACHE - DIRECT MAPPING (ASOCIACIÓN DIRECTA)





# ORGANIZACIÓN DEL PROCESADOR

MEMORIA CACHE - DIRECT MAPPING (ASOCIACIÓN DIRECTA)



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA CACHE - DIRECT MAPPING (ASOCIACIÓN DIRECTA)



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA CACHE - DIRECT MAPPING - DIRECCIÓN A CACHE

Dirección de memoria 0406h

MEMORIA CACHE - DIRECT MAPPING - DIRECCIÓN A CACHE

Dirección de memoria 0406h

0 0 0 0 0 1 0 0 0 0 0 1 1 0

ORGANIZACIÓN DEL PROCESADOR
MEMORIA CACHE - DIRECT MAPPING - DIRECCIÓN A CACHE

Dirección de memoria 0406h

0 0 0 0 0 1 0 0 0 0 0 1 1 0

TAG BLOQUE PALABRA

# ORGANIZACIÓN DEL PROCESADOR

MEMORIA CACHE - DIRECT MAPPING - DIRECCIÓN A CACHE

Dirección de memoria 0406h



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA CACHE - FULL ASOCIATIVE



MEMORIA CACHE - FULL ASOCIATIVE

C.Página 1

C.Página 2

C.Página 3

C.Página 3

C.Página 4



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA CACHE - FULL ASOCIATIVE - DIRECCIÓN A CACHE

Dirección de memoria 0406h

0 0 0 0 0 0 1 0 0 0 0 0 0 1 1 0

# ORGANIZACIÓN DEL PROCESADOR

MEMORIA CACHE - FULL ASOCIATIVE - DIRECCIÓN A CACHE

Dirección de memoria 0406h



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA CACHE - SET ASOCIATIVE



MEMORIA CACHE - SET ASOCIATIVE



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA CACHE - SET ASOCIATIVE - DIRECCIÓN A CACHE

Dirección de memoria 0406h



#### ORGANIZACIÓN DEL PROCESADOR

MEMORIA CACHE - SET ASOCIATIVE - DIRECCIÓN A CACHE

Dirección de memoria 0406h



## ORGANIZACIÓN DEL PROCESADOR

MEMORIA CACHE - TIPOS DE REEMPLAZO

Cuando un Bloque de la memoria cache necesita ser cargado desde la memoria por un **miss** y si la cache está llega (algo que debe suceder) debemos elegir un Bloque a reemplazar. Si es mapping directo, la decisión es trivial, sino:

- •LRU (Least Recently Used): el más antiguo debe ser reemplazado.
- FIFO (First In First Out): comportamiento de pila.
- RADOM: se elige uno aleatoriamente.

MEMORIA CACHE - TIEMPO DE ACCESO EFECTIVO Y PORCENTAJE DE HITS



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA CACHE - POLITICA DE ESCRITURA

Cuando el contenido de una dirección de memoria (que reside en la cache) es modificado, debemos tomar una política de actualización de la memoria principal para que la información quede consistente:

- Write through: cuando se modifica el valor en la memoria cache, se propaga y se modifica en la memoria principal.
- Write back: sólo se modifica en la memoria caché hasta que el Bloque se marcado como víctima para ser reemplazado, en ese momento se copia todo el Bloque a la memoria.

# ORGANIZACIÓN DEL PROCESADOR

MEMORIA VIRTUAL



#### ORGANIZACIÓN DEL PROCESADOR

MEMORIA VIRTUAL



MEMORIA VIRTUAL

# ORGANIZACIÓN DEL PROCESADOR

MEMORIA VIRTUAL - PAGINACIÓN



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA VIRTUAL - PAGINACIÓN



#### ORGANIZACIÓN DEL PROCESADOR

MEMORIA VIRTUAL - PAGINACIÓN



MEMORIA VIRTUAL - DIRECCIÓN VIRTUAL



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA VIRTUAL - DIRECCIÓN VIRTUAL



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA VIRTUAL - DIRECCIÓN VIRTUAL



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA VIRTUAL - DIRECCIÓN VIRTUAL



| PÁGINAS Página Frame Válida |   |   |  |
|-----------------------------|---|---|--|
| 0                           | 1 | 1 |  |
| 1                           |   | 0 |  |
| 2                           |   | 0 |  |
| 3                           | 0 | 1 |  |
|                             |   |   |  |





MEMORIA VIRTUAL - DIRECCIÓN VIRTUAL



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA VIRTUAL - DIRECCIÓN VIRTUAL



## ORGANIZACIÓN DEL PROCESADOR

MEMORIA VIRTUAL - DIRECCIÓN VIRTUAL



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA VIRTUAL - TABLAS DE PÁGINA

# ¿ Cuánto espacio ocupa la Tabla de página ?

Ejemplo:

32-bit Dirección Virtual, 30-bit Dirección física 12-bit Offset, Cada entrada 4 bytes  $2^20 * 4 = 4$  MBytes por tabla de cada proceso

| TABLA DE<br>PÁGINAS |       |        |  |  |  |
|---------------------|-------|--------|--|--|--|
| Página              | Frame | Válida |  |  |  |
| 0                   | 1     | 1      |  |  |  |
| 1                   |       | 0      |  |  |  |
| 2                   |       | 0      |  |  |  |
| 3                   | 0     | 1      |  |  |  |
|                     |       |        |  |  |  |

#### ¿ Dónde se almacena?

En la memoria. Cada acceso a una dirección de memoria (virtual) debe consultar (un acceso memoria) sobre la dirección física.

#### ¿ Cómo lo optimizamos ?

Usando Cache, Translation Lookaside Buffer (TLB)

MEMORIA VIRTUAL - TRANSLATION LOOKASIDE BUFFER (TLB)



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA VIRTUAL - WORKFLOW DE ACCESO A MEMORIA



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA VIRTUAL - FRAGMENTACIÓN INTERNA



# ORGANIZACIÓN DEL PROCESADOR

MEMORIA VIRTUAL - FRAGMENTACIÓN INTERNA



CACHE VS. MEMORIA VIRTUAL

|           | Memoria Caché                           | Memoria Virtual            |  |
|-----------|-----------------------------------------|----------------------------|--|
| Hada a    | Diamon                                  | District                   |  |
| Unidad    | Bloque                                  | Página                     |  |
| Falta     | Miss                                    | Page Fault                 |  |
| Tamaño    | Bloque: 32-64B                          | Pág.: 4K-16KB              |  |
| Марео     | Direct Mapped,<br>N-way Set Associative | Fully Associative          |  |
| Reemplazo | LRU or Random                           | LRU                        |  |
| Escritura | Write Thru or Back                      | Write Back                 |  |
| Manejo    | Hardware                                | Hardware + Software (S.O.) |  |

# ORGANIZACIÓN DEL PROCESADOR

MEMORIA VIRTUAL - SEGMENTACIÓN

- Idea similar a la de Paginación
- Se divide la memoria en **Segmentos** de tamaño **variable.**
- Permite incorporar diferente información como permisos para compartir memoria con otros procesos.
- Se implementa mediante una tabla de segmentos: segmento, inicio, tamaño.
- Sufre de Fragmentación Externa (el espacio liberado por otro/s segmentos no es suficiente para incorporar un pedido de segmento más grande)
- En general se utiliza en combinación con Paginado. (Cada segmento se divide en Pág.)

Segmento 1
Segmento 2
Segmento 3
Segmento 4